Цифровой таймер

Автор: Пользователь скрыл имя, 10 Апреля 2012 в 18:27, курсовая работа

Описание работы

Электронные таймеры предназначены для установки интервалов времени, сигнализации и окончания отсчета, управления технологическими процессами в различных отраслях промышленности и сельского хозяйства. В данной работе был проведен анализ схемотехнических решений электронных таймеров, разработана структурная и принципиальная схемы цифрового таймера. По полученным в результате разработки схемам был построен макет устройства и проведены его испытания, подтвердившие работоспособность схемы.

Содержание

Введение ……………………………………………………………………………………………………
Гл 1. Анализ функций устройств выдержки времени ………………………
Гл 2. Разработка структурной схемы …………………………………………………..
Гл 4. Разработка принципиальной схемы

4.1) Блоки предустановки значения выдержки………………………………………….
4.2) Блоки отсчета выдержки ………………………………………….………………………..
4.3) Блоки управления………………………………………………………….…………………..
Генераторное оборудование ………………………………………………………………
Список литературы …………………………………………………………………………………

Работа содержит 1 файл

kurs.doc

— 7.00 Мб (Скачать)

  После  обнуления на выходе “окончание счета” СВВ и следовательно, на входе 1 DD1 устанавливается логическая единица, если конденсатор С1 заряжен а клавиша «Сброс» не нажата то схема перейдет в режим ожидания. На выходе “сброс СВВ” установится логический ноль разрешающий его работу. Конденсаторы С2 и С3 предназначены для предотвращения ложного срабатывания схемы из – за помех. Их емкость должны относиться  между собой как (50 – 100) * С3 = С2, а максимальная емкость С2 выбирается так, чтобы время ее зарядки не оказывало заметного влияния на точность интервала выдержки. 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 

   2)      Схема управления 

  Принципиальная  схема этого блока приведена  на рис. 

Он построен на одном из триггеров микросхемы К555ТМ2 и трех логических элементах микросхемы К555ЛА3. Характеристики этих микросхем были даны выше.

  Блок предназначен  для синхронного управления РЗ  и ДПЗ. На вход “Тактовые  импульсы” подаются импульсы  с ТГ. Благодаря инвертору на  элементе DD1 триггер переключается по спаду импульса. 

Рис. 

Для блокировки работы блока и следовательно окончания  загрузки чисел с клавиатуры используется вход S триггера. 
 
 
 
 
 
 
 
 
 
 

     3)   Исполнительное устройство.

 

  Исполнительное  устройство должно обеспечивать  включение нагрузки на время  выдержки или по прошествии этого времени. Принципиальная схема этого блока представлена на рис. 

Рис.

  Светодиод  HL1 служит для индикации включения нагрузки. Помимо этого он, совместно с R1 выполняет роль делителя напряжения. С выхода этого делителя через резистор R2 напряжение подается на базу транзистора VT1 и открывает его. Резистор R2 ограничивает ток базы транзистора и, тем самым, предотвращает его влияние на БУИУ. Его сопротивление необходимо выбирать по возможности больше. В нашем случае оно было подобрано экспериментально и равно 10 кОм. В коллекторную цепь транзистора включается реле К1, которое своими контактами управляет нагрузкой. Диод VD1 необходим для замыкания токов самоиндукции, возникающих в обмотке реле при запирании транзистора. Тем самым он предотвращает пробой транзистора, а также возникновение помех по цепи питания микросхем. Сопротивление резистора R1 выбрано экспериментально, по приемлемой яркости свечения светодиода.   
 
 
 

     4)     Блок управления исполнительным устройством. 

  Блок  управления исполнительным устройством  выполняет следующие функции:

  1. включает исполнительное устройство в начале интервала выдержки
  2. выключает исполнительное устройство после окончания выдержки
  3. отключает исполнительное устройство при нажатии на клавишу «Сброс»
  4. воспринимает нажатие на клавишу «Пуск» и подает сигнал управления на устройство блокировки.

    Принципиальная  схема этого блока приведена  на рис. 

Рис. 

  На триггере  DD1 построено устройство управления схемой блокировки. Вход D триггера подключается к третьему разряду CH. После четырех нажатий клавиш сюда подается логический ноль, разрешающий запуск отсчета времени. К входу С подключается клавиша «Пуск» клавиатуры. Когда эта клавиша не нажата, на С установлен  логический ноль благодаря резистору R1. При нажатии на клавишу «Пуск» перепад 0–1 на входе С разрешает запись информации (нуля) на выход триггера и, следовательно разрешает прохождение импульсов делителя частоты к СВВ.

  Вход S подключается схеме обнуления параллельно входу обнуления СН. На элементах DD1 – DD5 собрано устройство контроля, управляющее нагрузкой. После включения устройства в сеть или нажатия на клавишу «Сброс» триггер DD5 устанавливается в нулевое состояние.  На вход D при этом подается логическая единица. Эта единица также устанавливается и на одном из входов элемента DD2, выполняющего в данном случае электронного ключа. После разблокирования схемы блокировки первый перепад 0–1 появившийся на ее выходе, пройдет через элементы DD2, DD3  и диод VD2 на вход с триггера. Триггер переключится в единичное состояние и подаст логическую единицу на исполнительное устройство. Логический ноль с его инверсного выхода поступит на DD2 и запретит прохождение через него следующих импульсов. В этом состоянии устройство будет находится до окончания счета, либо до нажатия на клавишу “Сброс”. По окончании счета логический ноль с соответствующего выхода СВВ поступит на входы элемента DD4, играющего роль инвертора, и далее через VD1, на вход С триггера. Логический ноль со входа D перепишется на выход триггера и отключит исполнительное устройство. Элементы VD1, VD2 и R2 представляют собой простейший логический элемент ИЛИ. Их применение позволило отказаться от микросхемы с элементами ИЛИ и обойтись имеющимися лишними элементами микросхемы К555ЛАЗ. Сопротивление резистора R2 подобрано экспериментально и равняется 2,7 кОм.

  Характеристики  использованных микросхем К555ТМ2 и К555ЛА3 приведены выше. 
 
 

                Генераторное оборудование

________________________________________________________________

     1) Тактовый генератор

 

Тактовый генератор  является одним из основных элементов  цифрового таймера. От точности установки  частоты этого генератора зависит  точность интервала выдержки.

В цифровых таймерах применяют, как правило, высокостабильные кварцевые генераторы, которые устанавливают в специальные термостатирующие устройства, поддерживающие постоянную температуру окружающей среды.

Точность воспроизведения  заданного временного интервала  зависит также от частоты генератора. Чем она больше, тем больше коэффициент деления делителя частоты, и следовательно, тем больше делится значение погрешности установки частоты.

Кварцевые генераторы можно классифицировать по различным  признакам. 

  1. По способам повышения стабильности частоты:

- Простой без дополнительных элементов, предназначенных для   улучшения каких либо его параметров.

  - Термокомпенсированный  кварцевый генератор, отклонение  частоты которого уменьшается  с помощью специальной электрической  цепи.

- Термостатированные  кварцевые генераторы, элементы электрической цепи которого полностью или частично помещены в термостат для уменьшения влияния окружающей среды.

  

    
 
 
 
 
 
 
 
 
 

2.По допустимой  нестабильности частоты КГ можно  разделить на 7 групп: 

- менее 0,001*10-6

 

- (0,001…0,01)*10-6 

- (0,01…0,1) *10-6       

- (0,1…1) *10-6

- (1…10) *10-6

- (10…100) *10-6

  Внутри  каждой группы стабильности могут быть различными. Целесообразно для унификации требований выбирать нестабильности по следующему ряду в одной группе: ±1; ±1,5; ±2; ±2,5; ±3; ±5; ±7,5 и ±10.  

  Обычно  в кварцевых генераторах за классификационную стабильность принимают температурную стабильность частоты в рабочем интервале температур. 

  3.По   диапазону   частот:

- низкочастотные (1 —1000 кГц);

- среднечастотные  (1—30 МГц);

- высокочастотные  (выше 30 МГц).

 

  4. Элементной базе и способам конструирования:

- на дискретных  элементах;

- гибридные  с резонатором;

- гибридные  с пьезоэлементом;

- интегральные  с пьезоэлементом;

- интегральные на пьезоэлементе 
 
 
 
 
 
 

  Поскольку  конструирование кварцевых генераторов  сложно и дорого, в макете таймера  был использован простой RC генератор на логических элементах микросхемы К555ЛА3.

Принципиальная  схема этого генератора приведена  на рис. 

  Сам генератор  собран на элементах DD1-DD3. Он представляет собой обычный несимметричный мультивибратор. Частота выходных импульсов зависит от значений элементов C1,  R1, R2 и вычисляется по формуле 

     F = 1/(3*(R1+R2)*C1) 

Элемент DD4 используется в качестве буфера. Он предотвращает влияние нагрузки генератора на частоту.

 

  
 
 
 
 
 
 
 
 
 
 
 
 

2)    Делитель частоты. 

  Делитель частоты  предназначен для получения длительностей  импульсов большей, чем длительность  импульсов, вырабатываемых генератором.  Он позволяет применять генераторы импульсов высокой частоты и тем самым значительно упрощает построение последних. К тому же применение делителя позволяет повысить точность воспроизведения заданного временного интервала, т.к. относительная погрешность установим частоты тактового генератора делится на коэффициент деления делителя К, т.е. уменьшается в К раз. Как было сказано в предыдущей главе, при построении макета использовался простейший тактовый генератор на частоту порядка 10Гц. Это позволило также упростить и делитель частоты применив в нем всего одну микросхему – двоично–десятичный счетчик К555ИЕ6.

  Принципиальная  схема делителя представлена  на рис. 

Рис. 

  На  вход “+1” микросхемы подаются  импульсы с тактового генератора. Выход “8” подключается ко  входу СВВ и БУПУ. Такая схема делителя позволила полностью исключить схему блокировки. Ее роль исполняет сам делитель. Как было сказано ранее, если на вход R подать логическую единицу то на выходах 1–2–4–8 микросхемы установится логический ноль независимо от состояний остальных входов. Это означает, что микросхема блокируется и не реагирует на импульсы, поступающие на вход “+1”, т.е. не пропускает их.

  В  реальных таймерах делитель частоты  строится, как правило на коэффициент  деления К = 105…107 . В сочетании с высокостабильным кварцевым генератором это позволяет получить очень точное значение выдержек. Например в электронных частотомерах интервал счета в 1 секунду получают путем деления частоты кварцевого генератора  5 МГц на 5000000. 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 

3)   Устройство сигнализации. 

  Устройство  сигнализации представляет собой  простейший генератор прямоугольных  импульсов, к выходу которого  подключен микротелефонный капсюль.  Схема показана на рис. 

Рис. 

  Сам  генератор собран на элементах DD1, DD2. Для управления подачей звуковых сигнала используется один из входов элемента DD1. Включение генератора осуществляется подачей на этот вход логической единицы. Элемент DD3 служит в качестве буферного. Он предотвращает влияние сопротивления капсюля на частоту генерации. Конденсатор С3 предотвращает протекание постоянного тока через капсюль при отсутствии генерации. Его емкость выбирается в пределах 0,01 – 0,1 мкФ, в зависимости от требуемой громкости и тональности звучания. Резистор R1 выводит  элемент DD1 в линейный усилительный режим. Его значение  для элементов ТТЛШ рекомендовано 220 Ом конденсатор С1 создает положительную обратную связь, необходимую для самовозбуждения схемы. Частота автогенерации, как сказано выше, равняется

       F=1/(3*R1*C1)

  При емкости конденсатора С1=1мкФ и сопротивлением R=220Ом частота генерации равняется

F=1/(3*220*10-6)=1500Гц 
 

            Список литературы

___________________________________________________ 
 

  1. В.Л. Шило «Популярные  цифровые микросхемы» М. 1989 г
  2. Н. Н. Васерин «Применение полупроводниковых индикаторов» М. 1991 г.
  3. Ю. И. Степанов «Справочник по ЕСКД» К. 1975 г.
  4. А. Уильямс «Применение интегральных схем» М. 1987 г.
  5. С. А. Бирюков «Цифровые устройства на интегральных микросхемах» М. 1991 г. 

Информация о работе Цифровой таймер